電子論文編號:JD1107 論文字數(shù):4233,頁數(shù):15 目錄 設計要求 1 前言 1 1.方案論證與對比 2 1.1 方案一 2 1.2 方案二 2 1.3 兩種方案的對比 3 2、各功能模塊設計 3 2.1 計數(shù)器電路 3 2.2 譯碼驅動電路 5 2.3 共陰極七段數(shù)碼管顯示器 6 3、調試與操作說明 8 3.1 電路仿真效果圖 8 3.2 Protel電路印刷板原理圖及印刷板制版電路圖 9 3.3 實際電路系統(tǒng)的制作及測試 10 3.4 電路板的測試情況、參數(shù)分析與實際效果 10 4、心得與體會 11 5、元器件及儀器設備明細 12 6、參考文獻 12 7、致謝 13
摘 要
24進制數(shù)字鐘是一種用數(shù)字電路技術實現(xiàn)時計時的裝置,與機械式時鐘相比具有更高的準確性和直觀性。此次設計與制作24進制電子數(shù)字鐘時計數(shù)、譯碼、顯示電路需要了解組合邏輯電路和時序邏輯電路;了解集成電路的引腳安排;了解各種時計數(shù)、譯碼芯片的邏輯功能及使用方法;了解數(shù)字鐘的原理。本次設計是基于24進制電子數(shù)字鐘的原理,實現(xiàn)具有24進制清零功能的電子鐘,它主要由脈沖、10進制加法器74LS160、譯碼器74LS48、共陰極LED數(shù)碼管等四個模塊構成。脈沖本利用555設計一個多諧振蕩器,但由于制板受單面板限制,故撤銷了555設計的多諧振蕩器,而直接由實驗室提供脈沖。各功能模塊在QuartusⅡ軟件中先由VHDL語言描述出,然后將其打包成可調用的元件,再利用原理圖輸入法將各模塊按功能連接起來就得到頂層文件的原理圖。這時,再進行時序仿真、引腳鎖定和嵌入邏輯分析儀之后,就編譯下載至硬件中,選擇正確的模式和各種設置后即可實現(xiàn)這次設計所要求的功能。 關鍵詞:加法器;譯碼器;顯示數(shù)碼管
本站部分文章來自網絡,如發(fā)現(xiàn)侵犯了您的權益,請聯(lián)系指出,本站及時確認刪除 E-mail:349991040@qq.com
論文格式網(www.donglienglish.cn--論文格式網拼音首字母組合)提供電子機電論文畢業(yè)論文格式,論文格式范文,畢業(yè)論文范文