電子通信論文編號(hào):TX015 論文字?jǐn)?shù):5551,頁數(shù):15
目錄 1引言 3 1.1設(shè)計(jì)的目的 3 1.2設(shè)計(jì)的基本內(nèi)容 3 1.四選一數(shù)據(jù)選擇器 3 2.基本觸發(fā)器 4 2 EDA、VHDL簡介 4 2.1EDA技術(shù) 4 2.2硬件描述語言——VHDL 6 3設(shè)計(jì)規(guī)劃過程 7 3.1四選一數(shù)據(jù)選擇器的工作原理 7 3.2基本觸發(fā)器器的工作原理 7 3.3課程設(shè)計(jì)中各個(gè)模塊的設(shè)計(jì) 8 1.數(shù)據(jù)選擇器的設(shè)計(jì) 8 2.基本觸發(fā)器的設(shè)計(jì) 9 4結(jié)束語 11 參考文獻(xiàn) 12 附錄 13
摘 要 系統(tǒng)基于數(shù)據(jù)選擇器及D觸發(fā)器,JK觸發(fā)器,T觸發(fā)器的原理,使用EDA技術(shù)在FPGA中設(shè)計(jì)了四選一數(shù)據(jù)選擇器和基本觸發(fā)器,采用硬件描述語言VHDL按模塊化方式進(jìn)行設(shè)計(jì),然后進(jìn)行編程,時(shí)序仿真等。在數(shù)據(jù)選擇器中,用撥碼開關(guān)作四位數(shù)據(jù)及兩位控制端的輸入,LED作輸出,通過撥碼開關(guān)組成控制輸入端s1和s0不同組合,觀察LED與數(shù)據(jù)輸入端a,b,c,d的關(guān)系,驗(yàn)證4選一數(shù)據(jù)選擇器設(shè)計(jì)的正確性,通過VHDL語言實(shí)現(xiàn)了本設(shè)計(jì)的控制功能,按不同的鍵實(shí)現(xiàn)不同的功能,根據(jù)數(shù)據(jù)選擇器的特性方程設(shè)計(jì)輸出狀態(tài)。在基本觸發(fā)器中通過VHDL語言實(shí)現(xiàn)了本設(shè)計(jì)的控制功能,按不同的鍵實(shí)現(xiàn)不同的功能,根據(jù)三鐘觸發(fā)器的特性方程設(shè)計(jì)輸出狀態(tài)。整個(gè)系統(tǒng)結(jié)構(gòu)簡單,使用方便,值得推廣使用。 關(guān)鍵字 FPGA;VHDL;EDA;數(shù)據(jù)選擇器;觸發(fā)器
本站部分文章來自網(wǎng)絡(luò),如發(fā)現(xiàn)侵犯了您的權(quán)益,請(qǐng)聯(lián)系指出,本站及時(shí)確認(rèn)刪除 E-mail:349991040@qq.com
論文格式網(wǎng)(www.donglienglish.cn--論文格式網(wǎng)拼音首字母組合)提供電子通信論文畢業(yè)論文格式,論文格式范文,畢業(yè)論文范文