電子通信論文編號(hào):TX017 論文字?jǐn)?shù):4922,頁(yè)數(shù):23
目錄 1引言 1 1.1課題的背景、目的 1 1.2設(shè)計(jì)的內(nèi)容 1 2 EDA、VHDL簡(jiǎn)介 2 2.1EDA技術(shù) 2 2.2硬件描述語(yǔ)言——VHDL 2 3 數(shù)字鐘設(shè)計(jì) 4 3.1數(shù)字鐘的工作原理 4 3.2晶體振蕩器 5 3.3分頻器電路 6 3.4時(shí)、分、秒計(jì)數(shù)器電路 6 4 系統(tǒng)仿真 9 1.秒表計(jì)數(shù)器電路仿真圖 9 2.小時(shí)計(jì)數(shù)器電路仿真圖 9 3.分計(jì)數(shù)器電路仿真圖 10
結(jié)束語(yǔ) 11 致謝 12 參考文獻(xiàn) 13 附錄 14
摘 要 系統(tǒng)使用EDA技術(shù)設(shè)計(jì)了數(shù)字鐘,采用硬件描述語(yǔ)言VHDL按模塊化方式進(jìn)行設(shè)計(jì),然后進(jìn)行編程,時(shí)序仿真等。利用VHDL語(yǔ)言完成了數(shù)字鐘的設(shè)計(jì)。該數(shù)字鐘能實(shí)現(xiàn)時(shí)、分、秒計(jì)數(shù)的顯示功能,且以24小時(shí)循環(huán)計(jì)時(shí)。整個(gè)系統(tǒng)結(jié)構(gòu)簡(jiǎn)單,使用方便,功能齊全,精度高,具有一定的開發(fā)價(jià)值。
關(guān)鍵字 數(shù)字鐘;EDA;VHDL;
本站部分文章來自網(wǎng)絡(luò),如發(fā)現(xiàn)侵犯了您的權(quán)益,請(qǐng)聯(lián)系指出,本站及時(shí)確認(rèn)刪除 E-mail:349991040@qq.com
論文格式網(wǎng)(www.donglienglish.cn--論文格式網(wǎng)拼音首字母組合)提供電子通信論文畢業(yè)論文格式,論文格式范文,畢業(yè)論文范文